数字电路与逻辑设计阶段练习三答案

第三阶段练习题

一、填空题

1.触发器(Flip-Flop)是由逻辑门加上适当的 反馈 线耦合而成,具有两个互补的输出端Q和Q,所以它有两个稳定状态――“ 1 ”态和“ 0 ”态。

2.按结构形式的不同,触发器可分为两大类:一类是没有时钟控制端的基本 触发器,另一类是具有时钟控制端的 钟控 触发器。

3.按逻辑功能来划分,触发器还可以分为RS触发器、 D 触发器、 JK 触发器和T触发器等四种类型。

4.同步触发器使用时必须保证R、S中至少有一个为“ 0 ”,即必须满足 RS=0 的条件,这个条件也称为基本RS触发器输入信号的约束条件。

5.触发器在输入信号发生变化前的状态称为“ 初态 ”,用Qn表示,而输入信号发生变化后触发器所进入的状态称为“ 次态 ”,用Qn 1表示。

6.钟控触发器也称同步触发器,钟控触发器状态的变化不仅取决于 输入 信号的变化,还取决于 时钟脉冲CP 的作用。

7.钟控触发器按结构和触发方式分,有同步触发器、 维持阻塞(或边沿) 触发器和主从触发器等种类。

8.钟控RS触发器的特征方程为:Qn 1 = S R Qn 、 RS=0 (约束条件)。该特征方程反映了在CP作用下,钟控RS触发器次态Qn 1和输入R、S及初态Qn之间的逻辑关系,同时也给出了触发器的约束条件。

9.当CP无效时,D触发器的状态为 不变 ;当CP有效时,D触发器的状态为 D。

10.JK触发器的特征方程为:Qn 1J Qn K Qn。当CP有效时,若J=K= 1,则JK触发器的状态为 Qn

11.T触发器的特征方程为:Qn 1T Qn T Qn。当CP有效时,若T= 0,则T 触发器的状态为 Qn。

12.在实际应用中,为了确保数字系统可靠工作,要求触发器来一个CP至多翻转一次。对于 同步 式触发器来说,这就意味着在CP=1期间,必须保持输入信号稳定不变,否则,触发器状态将在此期间发生 多次翻转 。

13.主从触发器具有“ 主从 ”结构,并以“ 双拍 ”方式工作,从而有效地避免了电位式触发器在一个CP期间的多次翻转问题。

Word文档免费下载Word文档免费下载:数字电路与逻辑设计阶段练习三答案 (共10页,当前第1页)

数字电路与逻辑设计阶段练习三相关文档

最新文档

返回顶部