Layout之PCI-Express学习

1. PCI Express 拓扑: PCI Express 拓扑只能为点到点,即:一端发送信号(TX) ,另一端接收信号(RX) , 通过一对差分线实现接发送端和接收端的连接。任何 PCI Express 设备都是由发送 (TX)和接收(RX)组成,其中 TX 的差分线接另外一个 PCI Express 设备或者连接器的 RX,RX 接另外的 TX 信号引脚。这样的 TX 和 RX 两对差分线就组成数据交换的一个 通道---lane。对于一个独立的 PCI Express 设备,可以有多组 TX 和 RX 信号引脚,这 些引脚就构成了 PCI Express 的连接端口---port,当两个这样的设备进行互连时,就 构成了通信的链路---link, 因此可以预想, 一个 link 中可以用多组的 lane 并联在一起, 如我们常见的 x1、x2、x4、x8、x12、x16、x32 的 link;关于 lane、port、link 的关 系,在此用一个 x2 的 link 来说明,如下图所示: 图一 在 PCI Exp

ress 的 spec 中规定,每个 lane 都需要 AC caps,并放置在相应的接收端和 发送端,这里以 INTEL_82574L 和 NM10 为例,常见的原理图设计如下: 图二 在上图中,做了一些圆圈标注,说明 AC caps 的摆放位置:靠近器件的 TX(源端) 摆放;

Word文档免费下载Word文档免费下载:Layout之PCI-Express学习 (共3页,当前第1页)

你可能喜欢

  • PCI总线设计
  • 数据链路层协议
  • Linux设备驱动程序
  • 传输线理论
  • PCI总线协议
  • Linux驱动程序
  • PCI+Express

Layout之PCI Express学习相关文档

最新文档

返回顶部